射頻前端的AD9361收發(fā)器提供高達(dá)56 MHz的瞬時(shí)帶寬和70 MHz–6 GHz多頻段頻率,并且支持 2X2 MIMO。 在發(fā)射鏈路和接收鏈路射頻前端的預(yù)選濾波器組提高了頻率選擇性。 基帶處理器采用的是Xilinx公司的zynq 7020 FPGA芯片,該FPGA芯片內(nèi)嵌ARM雙核CPU。 USRP嵌入式系列采用openembedded框架定制的Linux發(fā)行版來滿足應(yīng)用程序的特定需求。默認(rèn)的操作系統(tǒng)預(yù)裝了 UHD軟件和第三方開發(fā)工具如GNU Radio。
產(chǎn)品綜述:
射頻前端的AD9361收發(fā)器提供高達(dá)56 MHz的瞬時(shí)帶寬和70 MHz–6 GHz多頻段頻率,并且支持 2X2 MIMO。
在發(fā)射鏈路和接收鏈路射頻前端的預(yù)選濾波器組提高了頻率選擇性。
基帶處理器采用的是Xilinx公司的zynq 7020 FPGA芯片,該FPGA芯片內(nèi)嵌ARM雙核CPU。
嵌入式系列采用openembedded框架定制的Linux發(fā)行版來滿足應(yīng)用程序的特定需求。默認(rèn)的操作系統(tǒng)預(yù)裝了
UHD軟件和第三方開發(fā)工具如GNU Radio。
頻率覆蓋70 MHz - 6 GHz
高達(dá)56MHz信號帶寬
2x2 MIMO收發(fā)器
收發(fā)鏈路都有預(yù)選濾波器組
雙核ARM Cortex A9 – 886 MHz處理器,Xilinx Zynq 7020 SoC FPGA
1GB DDR3 RAM for ARM CPUs,512 MB DDR3 RAM for FPGA Logic
從FPGA到ARM處理器的采樣率最高支持10MS/s
支持使用PPS時(shí)鐘參考同步
集成全球定位GPS系統(tǒng)接收器
內(nèi)置9軸慣性測量單元
1 Gb以太網(wǎng)接口和USB接口
尺寸:133 x 68.2 x 26.4 mm 重量:357 g
內(nèi)置OpenEmbedded操作系統(tǒng)
支持開源UHD3.8.0或者更新版本的驅(qū)動(dòng)以及API接口
支持RFNoC的FPGA開發(fā)框架
支持GNU Radio
前面板的音頻接口已經(jīng)取消
OpenEmbedded Linux
USRP硬件驅(qū)動(dòng)程序(UHD)開源軟件API版本14.0或更高版本
射頻片上網(wǎng)絡(luò)(RFNoC?)FPGA開發(fā)框架
產(chǎn)品綜述:
射頻前端的AD9361收發(fā)器提供高達(dá)56 MHz的瞬時(shí)帶寬和70 MHz–6 GHz多頻段頻率,并且支持 2X2 MIMO。
在發(fā)射鏈路和接收鏈路射頻前端的預(yù)選濾波器組提高了頻率選擇性。
基帶處理器采用的是Xilinx公司的zynq 7020 FPGA芯片,該FPGA芯片內(nèi)嵌ARM雙核CPU。
嵌入式系列采用openembedded框架定制的Linux發(fā)行版來滿足應(yīng)用程序的特定需求。默認(rèn)的操作系統(tǒng)預(yù)裝了
UHD軟件和第三方開發(fā)工具如GNU Radio。
頻率覆蓋70 MHz - 6 GHz
高達(dá)56MHz信號帶寬
2x2 MIMO收發(fā)器
收發(fā)鏈路都有預(yù)選濾波器組
雙核ARM Cortex A9 – 886 MHz處理器,Xilinx Zynq 7020 SoC FPGA
1GB DDR3 RAM for ARM CPUs,512 MB DDR3 RAM for FPGA Logic
從FPGA到ARM處理器的采樣率最高支持10MS/s
支持使用PPS時(shí)鐘參考同步
集成全球定位GPS系統(tǒng)接收器
內(nèi)置9軸慣性測量單元
1 Gb以太網(wǎng)接口和USB接口
尺寸:133 x 68.2 x 26.4 mm 重量:357 g
內(nèi)置OpenEmbedded操作系統(tǒng)
支持開源UHD3.8.0或者更新版本的驅(qū)動(dòng)以及API接口
支持RFNoC的FPGA開發(fā)框架
支持GNU Radio
前面板的音頻接口已經(jīng)取消
OpenEmbedded Linux
USRP硬件驅(qū)動(dòng)程序(UHD)開源軟件API版本14.0或更高版本
射頻片上網(wǎng)絡(luò)(RFNoC?)FPGA開發(fā)框架